DOI:10.11918/202203091

# 一种低功耗高性能 AB 类运算放大器的设计

# 郑慧臻,王科平,谢 生

(天津大学 微电子学院,天津 300072)

**摘 要:**为了解决传统运算放大器在物联网系统等低功耗应用中转换速率较低和增益带宽积较小的问题,设计了一种新型的AB类运算放大器。提出了基于差分对管的电流复用技术,将输入晶体管产生的差分电流再次利用,提高了电路的输出电流,获得了更高的转换速率、增益带宽积和直流增益。此外,结合了基于自适应偏置电路的AB类输入级和局部共模反馈电路,使得运算放大器输出级的动态电流摆脱了静态电流的限制,以较小的静态电流获得了较大的动态电流,进一步提升了电路的关键性能参数。基于180 nm CMOS 工艺,对运算放大器进行设计和验证。仿真结果表明:在70 pF 的负载电容下,正负转换速率分别为23.55 V/μs 和 - 31.47 V/μs,增益带宽积为2.38 MHz,直流增益为63 dB,静态功耗仅为23 μW。与传统的 AB 类运算放大器相比,所提出的电路在实现低功耗的同时具有更高的转换速率、增益带宽积和直流增益,适用于模数转换器和电源管理等低功耗电路系统。

关键词: AB 类运算放大器;电流复用技术;自适应偏置电路;局部共模反馈;高转换速率;高带宽;低功耗
 中图分类号: TN432
 文献标志码: A
 文章编号: 0367 - 6234(2023)11 - 0142 - 09

# Design of a low power and high performance class AB operational amplifiers

ZHENG Huizhen, WANG Keping, XIE Sheng

(School of Microelectronic, Tianjin University, Tianjin 300072, China)

**Abstract**: A new class AB operational amplifier was proposed to solve the problems of low slew rate and low gainbandwidth product of traditional operational amplifiers for low power applications such as the Internet of Things. The current reuse technology based on differential pair transistors was proposed, which reuses the differential current generated by the input transistors. As a result, the output current of the circuit is enhanced, and the slew rate, gain-bandwidth product and DC gain are improved significantly. Moreover, differential input stages with class-AB operation and local common-mode feedback circuit are combined. As a result, the dynamic current of the output stage of the operational amplifier will not be restricted by the static current, and the larger dynamic current can be obtained under the smaller static current. The operational amplifiers is designed with a 180 nm CMOS process. For a 70 pF load capacitance, the simulation results show that the positive and negative slew rates are 23.55 V/ $\mu$ s and -31.47 V/ $\mu$ s, respectively, the gain-bandwidth product is 2.38 MHz, the DC gain is 63 dB, and the static power consumption is only 23  $\mu$ W. The results show that, compared with the traditional class AB operational amplifier, the proposed circuit achieves higher slew rate, higher gain-bandwidth product and higher DC gain under lower power consumption. The proposed circuit is suitable for low power circuits and systems such as analog-to-digital converter and power management.

Keywords: class AB operational amplifiers; current reuse technology; adaptive bias circuit; local common-mode feedback; high slew rate; high gain-bandwidth product; low power consumption

物联网系统对低功耗有着极高的需求,随着物 联网技术的兴起和 CMOS 工艺技术的进步,降低电 路系统的功耗成为了当前主要的研究方向<sup>[1-3]</sup>。运 算放大器作为模拟电路和数模混合电路中的基础模 块,其性能直接决定了整个电路系统的性能<sup>[4]</sup>。因 此功耗的降低不能以牺牲运算放大器的性能为代 价,如何在低功耗电路的设计中保持运算放大器的 高性能成为了当前研究的难点。

AB 类放大器的动态电流可以不受其静态电流 的限制<sup>[5]</sup>,因此可以在实现低功耗前提下实现高的 动态电流,从而实现高性能<sup>[6-11]</sup>。AB 类放大器的 这一特性使其在低功耗应用中受到了较大的关注,

收稿日期: 2022-03-25;录用日期: 2022-06-20;网络首发日期: 2023-10-25 网络首发地址: https://link.cnki.net/urlid/23.1235.T.20231026.1309.004 基金项目: 国家自然科学基金(61774035);江苏省自然科学基金(BK20191260) 作者简介:郑慧臻(1996—),男,硕士研究生;王科平(1981—),男,教授,博士生导师 通信作者: 王科平,kpwang@tju.edu.cn

目前已经提出了多种 AB 类放大器技术。折叠共源 共栅 AB 类放大器可以实现很高的直流增益和增益 带宽积(gain-bandwidth product, GBW)<sup>[12-15]</sup>, 但是 共源共栅晶体管的存在, 限制了输出范围和转换速 率(slew rate, SR)的提升。一种叫做超级 AB 类运 算放大器的电路备受关注<sup>[5,16-17]</sup>, 其输出级的动态 电流与输入电压的 4 次方成正比, 因此可以实现很 高的转换速率, 同时输出级没有用到共源共栅晶体 管, 因此可以实现较高的输出范围, 但是其电路的等 效跨导较低, 因此限制了直流增益和增益带宽积的 提高。综上, 目前已有的 AB 类放大器很难同时实 现较高的大信号性能和小信号性能。

本文提出了一种改进型的超级 AB 类运算放大器,提出了基于差分对的电流复用技术,该技术将输入晶体管产生的偏置电流再次利用,提高了电路的输出电流,从而解决了传统的超级 AB 类放大器增益带宽积和直流增益较低的问题。输入晶体管的偏置电流使用了自适应偏置电路,其偏置电流随差模电压的增大而增大,实现了低的静态电流和高的动态电流,因此放大器工作在 AB 类。局部共模反馈技术的使用同样提高了动态电流。整体电路将上述3 种技术结合,提高了运算放大器的转换速率、增益带宽积和直流增益。

1 电路结构及关键电路分析

本文提出的电路结构框图如图 1 所示,与传统 的运算放大器相比,本文用自适应的偏置电流源取 代了输入差动对中传统的固定尾电流源。晶体管 M<sub>2A</sub>、M<sub>2B</sub>、M<sub>3A</sub>和 M<sub>3B</sub>尺寸相同,因此实现了电流的复 制。同时电流复用电路和局部共模反馈电路进一步 提高了转换速率、增益带宽积和直流增益。电路在 不需要额外补偿电路的前提下便可以实现足够的相 位裕度。接下来对关键的电路模块进行分析。





#### 1.1 自适应偏置电路

本文设计的自适应偏置电路在输入电压只有共 模电压时提供很低的偏置电流,而存在差模输入电 压时,其偏置电流可以随差模电压的提高而迅速增加。

两个交叉耦合的电平移位器可以实现上述功 能<sup>[5,16]</sup>,如图 2(a)所示。当输入差模电压为零时, 晶体管  $M_{1A}$ 和  $M_{1B}$ 的栅源电压等于  $V_b$ ,因此具有相 同的静态电流。如图 2(b)所示的翻转电压跟随器 (flipped voltage follower, FVF)可以实现电平移位的 功能<sup>[18]</sup>,其中  $M_{1A}$ 、 $M_{1B}$ 、 $M_{4A}$ 和  $M_{4B}$ 具有相同的尺寸, 静态时这 4 个晶体管具有相同的栅源电压,因此  $M_{1A}$ 和  $M_{1B}$ 的静态电流为  $I_{BI}$ 。

当输入一个差模电压  $V_{id}$ ,则  $V_{in+}$ 提高  $V_{id}/2$ ,  $V_{in-}$ 降低  $V_{id}/2$ ,同时由于  $M_{4A}$ 和  $M_{4B}$ 的电平移位, $M_{1B}$ 的源极提高  $V_{id}/2$ ,风<sub>1A</sub>的源极降低  $V_{id}/2$ ,因此  $M_{1A}$ 的 栅源电压  $V_{CS}$ 提高  $V_{id}$ , $M_{1B}$ 的栅源电压下降  $V_{id}$ 。 $V_{id}$ 越大,则输入晶体管  $M_{1A}$ 和  $M_{1B}$ 的  $V_{CS}$ 变化越大,偏置 电流变化越大。



#### 图 2 自适应偏置电路的实现

Fig. 2 Realization of adaptive bias circuit

当输入的差模电压为小信号  $v_{id}$ 时,  $M_{1A}$ 和  $M_{1B}$ 产 生的小信号电流分别为  $i_{1A} = g_{m1}v_{id}$ 和  $i_{1B} = -g_{m1}v_{id}$ , 其中  $g_{m1}$ 表示晶体管  $M_{1A}$ 和  $M_{1B}$ 的跨导。小信号差模 电流  $i_d$ 为

$$i_{\rm d} = i_{\rm 1A} - i_{\rm 1B} = 2g_{\rm m1}v_{\rm id}$$
 (1)

式(1)表明差分对的等效跨导为 2g<sub>ml</sub>,与传统 的固定尾电流偏置的差分对相比,跨导提高了1倍。 当输入大信号电压 V<sub>id</sub>时,晶体管 M<sub>1A</sub>和 M<sub>1B</sub>的漏电 流分别为

$$I_{1A} = \frac{1}{2}\beta_{1} \left(V_{GSQ} - V_{TH} + V_{id}\right)^{2} = \frac{1}{2}\beta_{1} \left(\sqrt{\frac{2I_{B1}}{\beta_{1}}} + V_{id}\right)^{2}$$

$$(2)$$

$$I_{1B} = \frac{1}{2}\beta_{1} \left(V_{GSQ} - V_{TH} - V_{id}\right)^{2} = \frac{1}{2}\beta_{1} \left(\sqrt{\frac{2I_{B1}}{\beta_{1}}} - V_{id}\right)^{2}$$

$$(3)$$

式中: $V_{\rm CSQ}$ 为静态时的栅源电压, $V_{\rm TH}$ 为晶体管的阈 值电压, $\beta = \mu_n C_{\rm ox}(W/L)$ 为晶体管的跨导系数, $\mu_n$ 为 载流子迁移率, $C_{\rm ox}$ 为栅氧化层的单位面积电容,W和L分别为晶体管的宽度和长度, $I_{\rm BI}$ 为静态电流。

从式(2)和式(3)可以看出,电流 I<sub>1A</sub>和 I<sub>1B</sub>不受 静态偏置电流 I<sub>BI</sub>的限制。如果 V<sub>id</sub>是一个比较小的 值, M<sub>1A</sub>和 M<sub>1B</sub>依然工作在饱和区,则差分对的差模 电流为

$$I_{\rm d} = I_{\rm 1A} - I_{\rm 1B} = \sqrt{8I_{\rm B1}\beta_{\rm 1}} V_{\rm id}$$
(4)

此时差模电流  $I_{d}$ 与差模电压  $V_{id}$ 成线性关系。 但是如果  $V_{id}$ 是一个比较大的正向电压,则  $I_{1A}$ 将会 急剧增大, $I_{1B}$ 将会急剧减小,甚至接近0, $M_{1B}$ 进入截 止区,以至于  $I_{1A}$ 远远大于  $I_{1B}$ ,计算差模电流时可以 忽略  $I_{1B}$ 的值,差模电流  $I_{d} \approx I_{1A}$ ,此时差模电流与差 模电压的平方成正比。同理,如果  $V_{id}$ 是一个比较大 的反向电压,则可以忽略  $I_{1A}$ 的值,差模电流  $I_{d} \approx I_{1B}$ 。 综上所述,如果  $V_{id}$ 比较小,则差模电流与差模电压 成线性关系;如果  $V_{id}$ 比较大,则差模电流与差模电 压的平方成正比。 $I_{1A}$ 和  $I_{1B}$ 随  $V_{id}$ 变化的仿真结果如 图 3 所示,当  $V_{id}$ 较小时, $I_{1A}$ 和  $I_{1B}$ 随  $V_{id}$ 线性增加,当  $V_{id}$ 较大时, $I_{1A}$ 和  $I_{1B}$ 随  $V_{id}$ 线性增加,因此图 3 的仿真结果验证了本节的理论分析。

FVF 的缺点是输入电压的范围有限,如图 2(b) 所示,如果输入电压  $V_{in}$ 增大,则晶体管  $M_{4A}$ 和  $M_{4B}$ 的 源极电压会同时增大,导致其源漏电压  $V_{D54}$ 减小,如 果  $V_{in}$ 的值太大,会导致  $M_{4A}$ 和  $M_{4B}$ 进入线性区。为 使晶体管都工作在饱和区,具体的输入电压范围为

$$\begin{split} V_{\rm GS4A} + V_{\rm DS5A,sat} < V_{\rm in} < V_{\rm GS5A} + V_{\rm GS4A} - V_{\rm DS4A,sat} \quad (5) \\ 式中 V_{\rm Gsi} 和 V_{\rm DSi,sat} 分别为对应的晶体管的栅源电压 \end{split}$$

和过驱动电压。因此 V<sub>in</sub>的大小为

$$V_{\rm inpp} = V_{\rm GS5A} - V_{\rm DS4A, sat} - V_{\rm DS5A, sat}$$
(6)

为了扩大 V<sub>in</sub>的范围,可以在 M<sub>4A</sub>的漏极和 M<sub>5A</sub> 栅极之间添加一个电平移位器,如图 2(c)所示, M<sub>10A</sub>、M<sub>10B</sub>和电流源 *I*<sub>B2</sub>构成的源跟随器便可以实现 电平移位的功能。V<sub>in</sub>的范围提高了 V<sub>GS10A</sub>,因此输 入变为

$$V_{\rm inpp} = V_{\rm GS10A} + V_{\rm GS5A} - V_{\rm DS4A, sat} - V_{\rm DS5A, sat}$$
(7)

为了实现较大的 V<sub>GSI0A</sub>, M<sub>10A</sub>可以通过选择非常小的宽长比来扩大输入范围。



图 3  $I_{1A}$ 和  $I_{1B}$ 随输入电压变化的仿真结果

## Fig. 3 Simulation results of $I_{1A}$ and $I_{1B}$ with input voltage

## 1.2 电流复用电路

在本文提出的电路中,输入差分对产生的差模 电流在到达输出级之前,会由电流复用电路进行提高。

电流复用电路的图解如图 4(a) 所示,由 1.1 节 可知  $I_{1A}$ 和  $I_{1B}$ 分别是  $M_{1A}$ 和  $M_{1B}$ 产生的电流。以左 边电路为例,电流复用电路以  $\alpha$  的倍数复制电流  $I_{1B}$ ,之后对电流  $I_{1A}$ 进行分流产生新的电流  $I_{p} = I_{1A} - \alpha I_{1B}$ 。右边电路同理,  $I_{n} = I_{1B} - \alpha I_{1A}$ 。电路的实现方 法如图 4(b) 所示,晶体管  $M_{6A}$ 和  $M_{6B}$ 会以  $\lambda$  的倍数 复制  $M_{5A}$ 和  $M_{5B}$ 的电流。由于  $M_{1B}$ 的电流流经  $M_{5A}$ , 所以  $M_{6A}$ 的电流可以反映  $M_{1B}$ 电流的变化。同理,  $M_{6B}$ 的电流可以反映  $M_{1A}$ 电流的变化。

考虑一个小信号差分输入电压,  $M_{1B}$ 产生的小信 号电流  $i_{1B}$ 会流经  $M_{5A}$ , 因此  $M_{5A}$ 的小信号电流  $i_{5A}$ 等 于  $i_{1B}$ 。同理,  $M_{5B}$ 的小信号电流  $i_{5B}$ 等于  $i_{1A}$ 。此时  $\alpha = \lambda$ , 因此产生的小信号差模电流  $i_{4n}$ 为

 $i_{dn} = i_p - i_n = (1 + \alpha) (i_{1A} - i_{1B}) = (1 + \alpha) i_d$  (8)

由式(8)可知,所提出的电流复用电路产生的 小信号差模电流是传统差分输入对的1+α倍。因 此电流复用电路可以提高小信号差模电流,从而提 高电路的跨导。



#### 图4 电流复用电路



对于大信号,当输入一个比较大的正向差分输入电压时, $I_{1A}$ 会急剧增大,其值远远大于静态电流 $I_{B1}$ ,同时 $I_{1B}$ 会急剧减小,甚至接近0。此时流经 $M_{6A}$ 的电流值约为 $\lambda I_{B1}$ ,远远小于 $I_{1A}$ ,因此 $I_{p} \approx I_{1A}$ 。而 $I_{1B}$ 接近0,因此 $M_{6B}$ 将会进入线性区, $I_{n} \approx 0$ ,差模电流约等于 $I_{1A}$ 。同理,对于一个比较大的反向差分输入电压,差模电流约等于 $I_{1B}$ 。

在同样的功耗和负载电容的情况下,有无电流 复用电路的增益频率响应的前仿真对比结果如图 5 所示,由图 5 可知,没有电流复用电路的时候,增益 带宽积为1.65 MHz;有电流复用电路的时候,增益 带宽积为2.53 MHz。图 5 表明电流复用电路可以 显著提高增益带宽积和直流增益,验证了本节的分析。

## 1.3 局部共模反馈电路

局部共模反馈电路对电流复用电路输出的差模 电流进一步处理,再次增大差模电流,最终到达输出 级,再次提高电路的大信号和小信号性能<sup>[19]</sup>。局部 共模反馈电路如图 6(a)所示, M<sub>7A</sub>和 M<sub>7B</sub>的栅极连 接到共同的节点 Z, 然后通过电阻 R<sub>1</sub>和 R<sub>2</sub>连接到各



静态情况下  $I_p = I_n = (1 - 2\lambda) I_{B1}$ ,没有电流流 过电阻  $R_1 \pi R_2$ ,因此  $V_X = V_Y = V_Z$ , $M_{7A} \pi M_{7B}$ 可以看 成是二极管连接。考虑小信号差分输入电流  $i_p \pi$  $i_n$ ,图 6(b)显示了局部共模反馈电路的小信号模 型,其中  $g_{mi} \pi r_{oi}$ 分别表示相应晶体管  $M_i$ 的跨导和 输出电阻, $r_{in}$ 表示输入电流源的电阻。节点 Z 两侧



图 5 增益频率响应的仿真











图6 局部共模反馈电路

Fig. 6 Local common mode feedback circuit

的电路完全对称,因此节点 Z 可以作为小信号地, 即 V<sub>z</sub> = 0。节点 X 和节点 Y 处的小信号电阻为

$$R_{X} = R_{Y} = R_{X,Y} = R \parallel r_{07} \parallel r_{in}$$
(9)

其中 $r_{o7} = r_{o7A} = r_{o7B}$ 。 $i_{out+}$ 和 $i_{out-}$ 的表达式分别为  $g_{m8}R_{X,Yip}$ 和 $g_{m8}R_{X,Yin}$ ,并且 $g_{m8} = g_{m8A} = g_{m8B}$ 。因此局 部共模反馈电路的电流增益为 $g_{m8}R_{X,Y}$ ,可以通过提 高 $R_1$ 和 $R_2$ 的阻值R来提升增益。

对于一个大信号输入电流,忽略沟道长度调制 效应,由于  $M_{7A}$ 和  $M_{7B}$ 的栅级相连,因此  $M_{7A}$ 和  $M_{7B}$ 的 漏电流为共模电流  $I_{cm} = (I_p + I_n)/2$ ,流经  $R_1$ 和  $R_2$ 的 电流  $I_R = I_{dn}/2 = (I_p - I_n)/2$ 为差模电流。此时  $X \ Y$ 和 Z 点的节点电压为

$$\begin{cases} V_Z = V_{\rm TH} + \sqrt{\frac{2I_{\rm cm}}{\beta_7}} \\ V_X = V_Z + I_{\rm R}R_1 \\ V_Y = V_Z - I_{\rm R}R_2 \end{cases}$$
(10)

如果输入为正向的大信号电流,即 $I_p > I_n$ ,则 $V_x$ 会有一个比较大的正向增大,流经 $M_{8A}$ 的电流 $I_{out+}$ 变大为

$$I_{\rm out+} = \frac{\beta_8}{2} (V_X - V_{\rm TH})^2 = \frac{\beta_8}{2} \left( \sqrt{\frac{2I_{\rm cm}}{\beta_7}} + I_{\rm R} R \right)^2 \qquad (11)$$

其中 $\beta_8$ 为 $M_{8A}$ 和 $M_{8B}$ 的跨导系数。 $V_Y$ 会有一个比较大的降低,导致流经 $M_{8B}$ 的电流 $I_{out-}$ 比静态时大大减小,导致 $M_{8B}$ 进入截止区。此时 $I_{out-}$ 比静态时大大 $I_{out+}$ 。同理,如果输入为反向的大信号电流,即 $I_p < I_n$ ,则 $V_Y$ 会有一个比较大的正向增大,流经 $M_{8B}$ 的电流 $I_{out-}$ 变大为

$$I_{\text{out-}} = \frac{\beta_8}{2} (V_Y - V_{\text{TH}})^2 = \frac{\beta_8}{2} \left( \sqrt{\frac{2I_{\text{cm}}}{\beta_7}} - I_{\text{R}} R \right)^2$$
(12)

 $V_x$ 会有一个比较大的降低,导致流经  $M_{8A}$ 的电流  $I_{out+}$ 大大减小。此时  $I_{out} = I_{out+} - I_{out-} \approx - I_{out-}$ 。 在式(11)中  $I_R > 0$ ,在式(12)中  $- I_R > 0$ 。因此可以 将式(11)、(12)结合成  $I_{out}$ 的通用公式:

$$I_{\text{out}} = I_{\text{out}+} - I_{\text{out}-} \approx \pm \frac{\beta_8}{2} \left( \sqrt{\frac{2I_{\text{cm}}}{\beta_7}} + |I_{\text{R}}|R \right)^2 \quad (13)$$

当 $I_p > I_n$ ,则 $I_{out} > 0$ ;当 $I_p < I_n$ ,则 $I_{out} < 0$ 。由 式(13)可以看出,局部共模反馈电路对输入电流进 行了平方关系的提升,极大地提高了大信号性能。

## 2 整体电路分析

电路的完整结构如图 7 所示,下面对电路的小 信号性能和大信号性能进行分析。





Fig. 17 Proposed class AB operational amplifier

#### 2.1 小信号分析

当在输入端输入一个小信号电压 v<sub>id</sub>时,在输出

端会产生小信号输出电流 *i*<sub>out</sub>,结合上一节对 3 个电路模块的分析,可以得到输出的小信号电流为

$$\begin{split} i_{\text{out}} = i_{\text{out}+} - i_{\text{out}-} = 2(1+\alpha)g_{\text{ml}}g_{\text{m8}}R_{X,Y}v_{\text{id}} \quad (14) \\ \text{因此电路的整体跨导为} \end{split}$$

$$G_{\rm m} = \frac{v_{\rm out}}{v_{\rm id}} = 2(1+\alpha)g_{\rm m1}g_{\rm m8}R_{X,Y}$$
(15)

并且电路的增益带宽积 GBW =  $G_{\rm m}/(2\pi C_{\rm L})$ ,直 流增益  $A_{\rm v} = G_{\rm m} R_{\rm out}$ 。由式(9)、(15)可知,可以通过 提高电阻值 R 来提高电路的小信号性能。但是随 着 R 的增大,节点 X 和 Y 的寄生极点会降低,如果 其寄生极点小于 GBW,则会造成系统的不稳定。节 点 X 和 Y形成的极点为次主极点 $f_{\rm nd}$ ,有

$$f_{\rm nd} = \frac{1}{2\pi R_{X,Y} C_{X,Y}}$$
(16)

电路的相位裕度(phase margin, PM)由下式给出:

$$PM \approx 90^{\circ} - \arctan\left(\frac{GBW}{f_{nd}}\right) \approx$$

$$90^{\circ} - \arctan\left(\frac{2(1+\alpha)g_{m1}g_{m8}(R_{X,Y})^2 C_{X,Y}}{C_L}\right) (17)$$

其中 $C_{X,Y} \approx C_{GS8} + C_{GB8}$ 为节点X和Y的寄生电容。

式(17)为考虑了输出主极点和次主极点的近 似表达式,其他的极点由于分布在高频,对电路的稳 定性影响很小。在给定的负载电容和要求的相位裕 度的情况下,式(17)可以帮助估算最大的 $R_{X,Y}$ 。为 了保证系统的稳定性, $R_1$ 和 $R_2$ 的阻值R要远远小于 晶体管的输出电阻 $r_o$ ,局部共模反馈电路的输入电 阻 $r_{in} = r_{o3} \parallel r_{o6}$ ,其中 $r_{o3} = r_{o3A} = r_{o3B}$ , $r_{o6} = r_{o6A} = r_{o6B}$ , 因此由式(9)可得出 $R_{X,Y} \approx R_o$ 

### 2.2 大信号分析

图 7 中红色的箭头表示了输入电压产生的电流 传输路径,最终会在输出端产生输出电流  $I_{out}$ 。 $I_{out}$ 的表达式由式(13)给出,其中  $I_{em}$ 和  $I_{R}$ 由  $I_{p}$ 和  $I_{n}$ 决定。根据 1.2 节的分析,当输入电压产生大的差分 电流的时候,电流复用电路分流  $I_{1A}$ 和  $I_{1B}$ 的影响会 大大降低。因此  $I_{p} \approx I_{1A}$ , $I_{n} \approx I_{1B}$ 。对于一个大的正 向的  $V_{id}$ ,观察式(2)括号中的两项, $\sqrt{2I_{BI}}/\beta_{1}$ 这一 项表示  $M_{1A}$ 在静态时的过驱动电压,为了实现低功 耗,本电路工作的静态电流  $I_{BI}$ 非常低,所以  $V_{id}$ 的值 远远大于  $\sqrt{2I_{BI}}/\beta_{1}$ ,因此  $I_{1A} \approx (\beta_{1}/2) V_{id}^{2}$ ,根据 1.1 节的分析可知,此时  $I_{1B} \approx 0$ ,因此可以得到  $I_{R} = (I_{p} - I_{n})/2 = \beta_{1} V_{id}^{2}/4$ , $I_{cm} = (I_{p} + I_{n})/2 = \beta_{1} V_{id}^{2}/4$ 。同 理,对于一个大的反向的  $V_{id}$ ,可以得到  $I_{R} = (I_{p} - I_{n})/2 = -\beta_{1} V_{id}^{2}/4$ , $I_{cm} = (I_{p} + I_{n})/2 = \beta_{1} V_{id}^{2}/4$ 。

综上,根据式(13),可以得到输出电流 *I*<sub>out</sub>,从 而得到转换速率 SR 的表达式:

$$SR = \frac{I_{out}}{C_L} \approx \pm \frac{\beta_8}{2C_L} \left( \sqrt{\frac{\beta_1 V_{id}^2}{2\beta_7}} + \frac{\beta_1 R}{4} V_{id}^2 \right)^2 \quad (18)$$

通过式(18)可以发现,SR 与 V<sub>id</sub>的 4 次方成正

比,这是由于自适应偏置电路和局部共模反馈电路 的输出都会对输入进行平方关系的提升。所以随着 V<sub>id</sub>的增加,I<sub>out</sub>会迅速增加。SR 还与晶体管的跨导 系数β有关,可以通过提高晶体管的宽长比来提升 SR,但是宽长比的增加会增加节点的寄生电容,因 此在设计电路参数的时候应该折中考虑,在满足稳 定性的前提下,尽量增大 SR。

## 3 版图设计和仿真结果

在运算放大器的版图设计中,对称的晶体管和 电阻需要在版图上进行匹配,本文提出的电路进行 了共质心交叉匹配的布局方式并在外围添加了 dummy 晶体管,同时金属走线也尽量做到了对称, 使得版图对称节点的寄生效应尽量一致。

基于 180 nm CMOS 工艺进行电路以及版图设 计,电路的整体版图如图 8 所示,包括焊盘的芯片总 面积为 390  $\mu$ m × 320  $\mu$ m,核心面积为 200  $\mu$ m × 120  $\mu$ m,其中电阻占据了主要的面积。表 1 总结了 晶体管的尺寸,为了获得高的输入范围, $M_{10A}$ 和  $M_{10B}$ 选择了很小的宽长比。电阻  $R_1$ 和  $R_2$ 利用高阻多晶 硅层进行制造,阻值为 280 k $\Omega$ 。电源电压  $V_{DD}$ 为 2 V,偏置电流  $I_{B1}$ 和  $I_{B2}$ 分别为 1  $\mu$ A 和 0.25  $\mu$ A。



图 8 AB 类运算放大器整体版图

Fig. 8 Layout of proposed class-AB operational amplifier

表1 晶体管参数

| Tab. 1                                           | Transistor parameters |      |  |  |
|--------------------------------------------------|-----------------------|------|--|--|
| 晶体管                                              | W∕µm                  | L∕µm |  |  |
| $\rm M_{1A,B}$ , $\rm M_{4A,B}$ , $\rm M_{8A,B}$ | 12                    | 0.3  |  |  |
| $M_{5A,B}$                                       | 24                    | 0.3  |  |  |
| $M_{6A,B}$ , $M_{7A,B}$                          | 6                     | 0.3  |  |  |
| $\rm M_{2A,B}$ , $\rm M_{3A,B}$ , $\rm M_{9A,B}$ | 12                    | 0.3  |  |  |
| $M_{10A}$ B                                      | 1                     | 18.0 |  |  |

对版图进行寄生参数提取后,在负载电容 C<sub>L</sub>为 70 pF 的情况下对电路进行后仿真,总静态电流为

11.5 μA。放大器的开环频率响应如图 9 和图 10 所示,其中图 9 为前仿真和后仿真的性能对比,前后仿的单位增益带宽积分别 2.53、2.38 MHz。可以发现频率在单位增益带宽积以下时,前后仿的曲线基本重合,频率大于单位增益带宽积时,由于版图的寄生效应,电路引入了额外地寄生极点,因此后仿真的增益和相位相对前仿真都要下降得更快。图 10 为不同工艺角下的性能对比,在 TT、FF 和 SS 三种工艺角下,单位增益带宽积分别为 2.38、2.83、1.96 MHz,



图 9 前后仿真下的开环频率响应





直流增益分别为为 63、61、64 dB,相位裕度分别为 57°、55°、61°。

考虑随机的工艺偏差和器件之间的失配,对电路进行了小信号的蒙特卡洛仿真,采样 500 次,仿真结果如图 11 所示,电路的单位增益带宽积和相位裕度的平均值分别为 2.42 MHz 和 57.66°,标准差分别为 0.2 MHz 和 2.71°,其值与 TT 工艺角下较为接近。仿真结果表明,满足相位裕度的情况下,该电路实现了较高的单位增益带宽积和直流增益。



图 10 不同工艺角的开环频率响应





#### 图 11 小信号的蒙特卡洛仿真结果



将运算放大器接成单位增益缓冲器来进行大信 号特性仿真,图 12显示了电路的大信号瞬态响应, 其中图 12(a)为前仿真和后仿真的性能对比,输入 电压在 0.5~1.5 V之间变化,并且变化时间为 1 ns。前仿真和后仿真的输出电压正向转换速率分 别为 24.1、23.55 V/μs,反向转换速率分别为 -43.95、-31.47 V/μs。图 12(b)、12(c)和 12(d) 分别表示 TT、FF 和 SS 三种工艺角下的大信号瞬态 响应。在 TT、FF 和 SS 三种工艺角下,输出电压的 正向转换速率分别为 23.55、25.61、21.59 V/μs,反 向转换速率分别为 – 31.47、– 28.61、– 34.29 V/μs。 对电路进行大信号蒙特卡洛仿真,采样 500 次,仿真 结果如图 13 所示,电路正负转换速率的平均值分别 为 23.51、– 31.52 V/μs,标准差分别为 0.85、 0.7 V/μs。仿真结果表明,该电路在功耗较低的情 况下获得了较高的转换速率。 表2总结了本文提出的电路与当前其它已知的 AB类放大器在相同工艺节点下的主要性能总结和 对比。其中 V<sub>DD</sub>为电源电压,*C*<sub>L</sub>为负载电容,SR+为 正向转换速率,SR – 为负向转换速率,GBW 为增益 带宽积。为了定量地比较各个文献中电路的性能, 可以使用下面的品质因数进行比较:



图 12 大信号瞬态响应





#### 图 13 大信号的蒙特卡洛仿真结果

Fig. 13 Monte Carlo simulation results of large signal

| 表 | 2 | AB | 类运算放: | 大器主要 | 性能对比 |
|---|---|----|-------|------|------|
|---|---|----|-------|------|------|

| Tab. 2 | Main | performance | comparison          | of | class | AB | operational                             | am | olifiers |
|--------|------|-------------|---------------------|----|-------|----|-----------------------------------------|----|----------|
|        |      | 0 0 0 0 0   | 0.01110.011.000.011 |    |       |    | 000000000000000000000000000000000000000 |    |          |

| 文献     | CMOS   | s $V_{\rm DD}$ / | $C_{\rm L}$   | $C_{\rm L}$ / SR + /              | SR – /                                        | GBW/  | 直流增益/ | 相位裕   | 功耗/    | FOM   | FOM  |
|--------|--------|------------------|---------------|-----------------------------------|-----------------------------------------------|-------|-------|-------|--------|-------|------|
|        | 工艺     | V                | $\mathbf{pF}$ | $(V\boldsymbol{\cdot}\mu s^{-1})$ | $(V\boldsymbol{\cdot}\boldsymbol{\mu}s^{-1})$ | MHz   | dB    | 度/(°) | μW     | FOML  | roms |
| 文献[7]  | 180 nm | 0.8              | 8             | 0.14                              | _                                             | 0.049 | 51    | 60    | 1.2    | 0.93  | 0.33 |
| 文献[8]  | 180 nm | 1.8              | 200           | 74.1                              | —                                             | 86.5  | 72    | 50    | 11 900 | 1.25  | 1.45 |
| 文献[10] | 180 nm | 1.8              | 25            | 31                                | - 28                                          | 12.5  | 90.8  | 58.4  | 80     | 9.22  | 3.91 |
| 文献[12] | 180 nm | 0.8              | 130           | 1.24                              | -0.826                                        | 1.12  | 102.7 | 67.8  | 36     | 3.73  | 4.04 |
| 本文     | 180 nm | 2.0              | 70            | 23.55                             | - 31.47                                       | 2.38  | 63    | 57    | 23     | 83.73 | 7.24 |

$$FOM_{L} = SR \frac{C_{L}}{P}$$
(19)

$$FOM_{s} = GBW \frac{C_{L}}{P}$$
(20)

其中 P 表示电路的静态功耗,式(19)反映了电路的 大信号性能,式(20)反映了电路的小信号性能。可 以发现,本文具有最高的 FOM<sub>s</sub>值和最高的 FOM<sub>L</sub> 值。根据式(18),转换速率与静态功耗无关,因此 在一定 GBW 的要求下,可以进一步降低静态功耗 来获得更高的 FOM<sub>1</sub>值。

4 结 论

1)提出了电流复用电路,并将其与自适应偏置 电路和局部共模反馈电路相结合,将差分输入电压 产生的差分电流不断放大,最终到达输出端,提高了 电路的输出电流,从而提高了转换速率、增益带宽积 和直流增益。

2)基于180 nm CMOS 工艺,对电路进行设计和 验证,仿真结果表明所提出的 AB 类运算放大器在 低功耗的前提下获得了较好的大信号和小信号性 能,在低功耗领域具有较高的应用价值。同时,所提 出的 AB 类放大器与近几年提出的 AB 类放大器相 比也具有一定的优势,其转换速率和增益带宽积的 品质因数都获得了更高的数值。

3)基于差分对管的电流复用技术提出了一种 具体的电路实现方式,即复制 FVF 电路的电流,而 FVF 电路反映了输入晶体管电流的变化,因此实现 了对差分电流的复用。

参考文献

- WANG Keping, OTIS B, WANG Zhigong. A 580 µW 2.4 GHz ZigBee receiver front end with transformer coupling technique [J]. IEEE Microwave and Wireless Components Letters, 2018, 28(2): 174. DOI: 10.1109/LMWC.2017.2787064
- WANG Keping, QIU Lei, KOO J, et al. Design of 1. 8-mW PLL-Free 2. 4 GHz receiver utilizing temperature-compensated FBAR resonator [J]. IEEE Journal of Solid-State Circuits, 2018, 53(6): 1628. DOI: 10.1109/JSSC.2018.2801829
- [3] TOLEDO P, CROVETTI P, AIELLO O, et al. Design of digital OTAs with operation down to 0.3 V and nW power for direct harvesting [J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2021, 68(9): 3693. DOI:10.1109/TCSI.2021. 3089339
- [4]张为,彭彦豪,齐步坤,等.前馈型轨到轨恒跨导恒增益CMOS运算放大器[J]. 华中科技大学学报(自然科学版),2011,39(1):19.DOI:10.13245/j.hust.2011.01.015
  ZHANG Wei, PENG Yanhao, QI Bukun, et al. Feedforward rail to rail constant-gm constant gain CMOS operational amplifiers [J]. Journal of Huazhong University of Science and Technology(Natural Science Edition), 2011, 39(1): 19.DOI: 10.13245/j.hust. 2011.01.015
- [5] BELOSO-LEGARRA J, CRUZ-BLAS C A D L, LOPEZ-MARTIN A J, et al. Gain-boosted super class AB OTAs based on nested local feedback[J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2021, 68(9): 3562. DOI: 10.1109/TCSI.2021.3090154

- [6] 雷鑑铭,胡北稳,桂涵姝,等.采用新型低成本共模反馈电路的 全差分运放设计[J].浙江大学学报(工学版),2013,47(10):1777 LEI Jianming, HU Beiwen, GUI Hanshu, et al. Design of fully differential operational amplifier with low cost common feedback circuit [J]. Journal of Zhejiang University(Engineering Science), 2013,47(10):1777. DOI: 10.3785/j.issn.1008-973X.2013. 10.012
- [7] BERNAL M R V, CELMA S, MEDRANO N, et al. An ultralowpower low-voltage class-AB fully differential OpAmp for long-life autonomous portable equipment [J]. IEEE Transactions on Circuits and Systems II: Express Briefs, 2012, 59 (10): 643. DOI: 10. 1109/TCSII. 2012. 2213361
- [8] SUTULA S, DEI M, TERES L, et al. Variable-mirror amplifier: a new family of process-independent class-AB single-stage OTAs for low-power SC circuits [J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2016, 63(8): 1101. DOI: 10.1109/ TCSI.2016.2577838
- [9] NADERI M H, PRAKASH S, SILVA-MARTINEZ J. Operational transconductance amplifier with class-B slew-rate boosting for fast high-performance switched-capacitor circuits [J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2018, 65(11): 3769. DOI: 10.1109/TCSI.2018.2852273
- [10] POURASHRAF S, RAMIREZ-ANGULO J, LOPEZ-MARTIN A J, et al. A highly efficient composite class-AB-AB miller Op-Amp with high gain and stable from 15 pF up to very large capacitive loads [J].
   IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 2018, 26(10): 2061. DOI: 10.1109/TVLSI.2018.2830365
- [11] AKBARI M, HASHEMIPOUR O, MORADI F. A high slew rate CMOS OTA with dynamic current boosting paths [C]//2018 IEEE International Symposium on Circuits and Systems. Florence, Italy: IEEE, 2018; 1. DOI: 10.1109/ISCAS.2018.8350926
- [12] WANG Yongqing, ZHANG Qisheng, YU S S, et al. A robust local positive feedback based performance enhancement strategy for nonrecycling folded cascode OTA [J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2020, 67 (9): 2897. DOI: 10. 1109/TCSI.2020.2988310
- [13] GARDE M P, LOPEZ-MARTIN A, CARVAJAL R G, et al. Super class-AB recycling folded cascode OTA [J]. IEEE Journal of Solid-State Circuits, 2018, 53(9): 2614. DOI: 10.1109/JSSC.2018. 2844371
- [14] LOPEZ-MARTIN A J, GARDE M P, ALGUETA J M, et al. Enhanced single-stage folded cascode OTA suitable for large capacitive loads[J]. IEEE Transactions on Circuits and Systems II: Express Briefs, 2018, 65 (4): 441. DOI: 10.1109/TCSII.2017. 2700060
- [15] ASSAD R S, SILVA-MARTINEZ J. The recycling folded cascode: a general enhancement of the folded cascode amplifier [J]. IEEE Journal of Solid-State Circuits, 2009, 44 (9): 2535. DOI: 10. 1109/JSSC. 2009. 2024819
- [16] LOPEZ-MARTIN A J, BASWA S, RAMIREZ-ANGULO J, et al. Low-voltage super class AB CMOS OTA cells with very high slew rate and power efficiency [J]. IEEE Journal of Solid-State Circuits, 2005, 40(5): 1068. DOI: 10.1109/JSSC.2005.845977
- [17] GALAN J A, LOPEZ-MARTIN A J, CARVAJAL R G, et al. Super class-AB OTAs with adaptive biasing and dynamic output current scaling[J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2007, 54(3): 449. DOI: 10.1109/TCSI.2006.887639
- [18] CARVAJAL R G, RAMIREZ-ANGULO J, LOPEZ-MARTIN A J, et al. The flipped voltage follower: a useful cell for low-voltage lowpower circuit design[J]. IEEE Transactions on Circuits and Systems I: Regular Papers, 2005, 52 (7): 1276. DOI: 10.1109/TCSI. 2005.851387
- [19] RAMIREZ-ANGULO R, HOLMES M. Simple technique using local CMFB to enhance slew rate and bandwidth of one-stage CMOS opamps [J]. Electronics Letters, 2002, 38 (23): 1409. DOI: 10. 1049/el:20020764