期刊检索

  • 2024年第56卷
  • 2023年第55卷
  • 2022年第54卷
  • 2021年第53卷
  • 2020年第52卷
  • 2019年第51卷
  • 2018年第50卷
  • 2017年第49卷
  • 2016年第48卷
  • 2015年第47卷
  • 2014年第46卷
  • 2013年第45卷
  • 2012年第44卷
  • 2011年第43卷
  • 2010年第42卷
  • 第1期
  • 第2期

主管单位 中华人民共和国
工业和信息化部
主办单位 哈尔滨工业大学 主编 李隆球 国际刊号ISSN 0367-6234 国内刊号CN 23-1235/T

期刊网站二维码
微信公众号二维码
引用本文:赵品志,杨贵杰.基于FPGA的全数字轴角变换算法[J].哈尔滨工业大学学报,2010,42(12):1911.DOI:10.11918/j.issn.0367-6234.2010.12.014
ZHAO Pin-zhi,YANG Gui-jie.FPGA-based all-digital resolver-digital conversion algorithm[J].Journal of Harbin Institute of Technology,2010,42(12):1911.DOI:10.11918/j.issn.0367-6234.2010.12.014
【打印本页】   【HTML】   【下载PDF全文】   查看/发表评论  下载PDF阅读器  关闭
过刊浏览    高级检索
本文已被:浏览 1566次   下载 1080 本文二维码信息
码上扫一扫!
分享到: 微信 更多
基于FPGA的全数字轴角变换算法
赵品志, 杨贵杰
哈尔滨工业大学电气工程及自动化学院
摘要:
为实现低成本、高集成度的全数字轴角变换系统,使用ΔΣ调制技术构建频率、幅值连续可调的激磁信号发生器,对采样点进行优化控制及滤波处理.使用CORDIC算法进行鉴相,通过PI调节器实现快速闭环跟踪,实现一种基于FPGA的全数字闭环角度解算算法.使用Verilog HDL语言编写了ΔΣ调制器、采样时序控制器、CORDIC鉴相器及PI调节器等IP核,搭建了基于Xilinx公司XC3S400型号FPGA的实验平台.实验结果表明:所提出的全数字轴角变换系统,在不增加伺服系统成本的条件下,依靠FPGA的快速并行运算能力,通过分时复用的方法,可实现具有高精度和高动静态特性的全数字轴角变换.
关键词:  FPGA  旋转变压器  轴角变换算法  ΔΣ调制  CORDIC算法  数字锁相环
DOI:10.11918/j.issn.0367-6234.2010.12.014
分类号:TM921.541
基金项目:
FPGA-based all-digital resolver-digital conversion algorithm
ZHAO Pin-zhi, YANG Gui-jie
School of Electrical Engineering and Automation,Harbin Institute of Technology,Harbin 150001,China
Abstract:
An FPGA based all-digital close-loop angle tracking algorithm is proposed to achieve an all-digital resolver-digital converter(RDC) with low cost and high integration.ΔΣ modulation technology is introduced into sine reference signal generator,to simplify hardware filtering circuit and minimize the damping and phase lag.Optimized control of sampling and filter processing are applied to guarantee favorable acquisition of sine and cosine feedback signals under harsh EMI environment.A PLL-based angle tracking observer is designed,which uses CORDIC arithmetic for phase detection and PI regulator for rapid close-loop tracking.ΔΣ modulator,time sequence controller,CORDIC phase detector,and PI regulator IP cores are written in Verilog HDL and have been tested on Xilinx XC3S400 FPGA.Experimental results verify that the all-digital RDC can make digital conversion with high precision,high dynamic and static characteristics,relying on rapid parallel algorithm of FPGA without much cost increase.
Key words:  FPGA  resolver  resolver-digital converter  ΔΣ modulation  CORDIC algorithm  digital PLL

友情链接LINKS